Підготовка проекту до створення друкованої плати за допомогою OrCAD Capture разом з OrCAD Layout

Інформація про навчальний заклад

ВУЗ:
Національний університет Львівська політехніка
Інститут:
Не вказано
Факультет:
КН
Кафедра:
Кафедра ЕОМ

Інформація про роботу

Рік:
2012
Тип роботи:
Звіт про виконання лабораторної роботи
Предмет:
Технологія виробництва та конструювання комп'ютерів

Частина тексту файла

Міністерство освіти І науки України національний університет “Львівська політехніка” / Кафедра ЕОМ ЗВІТ про виконання лабораторної роботи № 3 «Підготовка проекту до створення друкованої плати за допомогою OrCAD Capture разом з OrCAD Layout» з дисципліни «Технологія виробництва та конструювання комп'ютерів» Мета: створити список зв’язків та корпуси відповідних компонентів схеми. Теоретичні відомості Створення списку з'єднань Для продовження проектування після створення схемного опису проекту виконується команда Tools>CreateNetlist менеджера проектів. При виконанні моделювання за допомогою OrCADPSpice ця команда завантажується автоматично; для передачі даних у програму розробки ДП OrCADLayout й інші (усього передбачене складання списку з'єднань приблизно в 40 форматах, обираних користувачем) ця команда виконується вручну, попередньо виділивши ім'я проекту в менеджері проектів. Перед виконанням моделювання потрібно виключити повтори позиційних позначень компонентів, а перед розробкою ДП необхідно також зробити впакування секцій компонентів у корпуси. Ці операції виконують по команді Tools>Annotate менеджера проектів, діалогове вікно якої показано на мал. 25 (див. Л.р.1). Перед створенням списку з'єднань бажано виконати команду Tools > Design Rules Check (DRC) для виявлення помилок у схемі (при запуску програми PSpice на моделювання ця команда завантажується автоматично, але в кожному разі потрібно попередньо задати її конфігурацію). Звіт про перевірку заноситься у файл *.drc і дублюється у файлі протоколу SessionLog (no вказівці користувача місця розташування помилок відзначаються на схемі спеціальними DRC-маркерами ф). У звіти заносяться повідомлення про порушення правил проектування двох типів: Errors - помилки, які обов'язково повинні бути виправлені; Warnings - попередження, які можуть привести до помилок при моделюванні проекту (реагувати на них не обов'язково). Після запуску команди Design Rules Check відкривається діалогове вікно для завдання правил перевірки, що має дві закладки (мал.1). На закладці DesignRulesCheck(мал.1, а) установлюється, яка інформація включається у звіт про перевірку: Scope – перевірка всього проекту (Checkentiredesign), обраної сторінки або декількох сторінок (Checkselection); Action – перевірка дотримання всіх правил проектування (Checkdesignrules) або видалення зі схеми нанесених раніше DRC-маркерів; Report (вибір інформації, що включає у звіт про перевірку): Create DRC markersforwarnings – розміщення символів DRC для попередження про можливі помилки у відповідність із правилами, заданими в таблиці ERC (у місцях виникнення безумовних помилок DRC-маркери проставляються завжди); Check hierarchical port connections – перевірка збігу імен ієрархічних виводів і відповідних ієрархічних портів у їхніх схемах заміщення, а також збігу їхньої загальної кількості й типів всіх виводів; Checkoff-pageconnectorconnections – перевірка збігу імен з'єднують між собою межстраничных з'єднувачів (приєднаних до ланцюгів з однаковими іменами), розташованих на різних сторінках схеми; Reportidenticalpartreferences - включення у звіт списку компонентів, що мають однакові позиційні позначення; Reportinvalidpackaging - включення у звіт списку компонентів, що мають однакові корпуси, але різну пакувальну інформацію Reporthierarchicalportsandoff-pageconnectors - складання списку всіх портів ієрархічних блоків і межстраничных з'єднувачів; Checkunconnectednets – виявлення ланцюгів, кожна з яких не з'єднана принаймні із двома виводами компонентівабо не підключена до джерел зовнішніх сигналів, а також ланцюгів, що мають на різних сторінках схеми однакові імена, але до яких не підключені межстраничные з'єднувачі або ієрархічні порти; Check SDT compatibility – перевірка сумісності із графічним редактором принципових схем OrCAD SDT для DOS Reportoff-gridobjects - складання списку імен і координат об'єктів, розташованих не у вузлах сітки; Reportallnetnames - складання списку всіх імен ланцюгів. ReportFile - присвоєн...
Антиботан аватар за замовчуванням

20.05.2013 22:05

Коментарі

Ви не можете залишити коментар. Для цього, будь ласка, увійдіть або зареєструйтесь.

Завантаження файлу

Якщо Ви маєте на своєму комп'ютері файли, пов'язані з навчанням( розрахункові, лабораторні, практичні, контрольні роботи та інше...), і Вам не шкода ними поділитись - то скористайтесь формою для завантаження файлу, попередньо заархівувавши все в архів .rar або .zip розміром до 100мб, і до нього невдовзі отримають доступ студенти всієї України! Ви отримаєте грошову винагороду в кінці місяця, якщо станете одним з трьох переможців!
Стань активним учасником руху antibotan!
Поділись актуальною інформацією,
і отримай привілеї у користуванні архівом! Детальніше

Оголошення від адміністратора

Антиботан аватар за замовчуванням

пропонує роботу

Admin

26.02.2019 12:38

Привіт усім учасникам нашого порталу! Хороші новини - з‘явилась можливість кожному заробити на своїх знаннях та вміннях. Тепер Ви можете продавати свої роботи на сайті заробляючи кошти, рейтинг і довіру користувачів. Потрібно завантажити роботу, вказати ціну і додати один інформативний скріншот з деякими частинами виконаних завдань. Навіть одна якісна і всім необхідна робота може продатися сотні разів. «Головою заробляти» продуктивніше ніж руками! :-)

Новини